1.?系統(tǒng)架構(gòu)邏輯框圖
如上圖所示,整個(gè)對(duì)時(shí)監(jiān)控模塊(以下簡(jiǎn)稱監(jiān)控模塊)采用標(biāo)準(zhǔn)4U插板式結(jié)構(gòu),對(duì)外提供4路以太網(wǎng),其中兩路以太網(wǎng)接口為RJ45,可以對(duì)就地監(jiān)控后臺(tái)提供IEC61850 MMS協(xié)議。另外兩路以太網(wǎng)接口為FIBER光纖模式,可以對(duì)外提供IEC61850 GOOSE協(xié)議。
???? 監(jiān)控模塊與同步時(shí)鐘主設(shè)備之間采用背板總線連接,數(shù)據(jù)交互接口可以通過(guò)串行口方式,如RS485總線等等。背板總線上還需要定義1路Irig-B碼對(duì)時(shí)接口,由同步時(shí)鐘主設(shè)備向監(jiān)控模塊提供對(duì)時(shí)。
監(jiān)控模塊上還配置幾組LED指示燈,用于指示如下信息:
?? 系統(tǒng)上電和裝置運(yùn)行指示燈
???系統(tǒng)告警指示燈
?? 系統(tǒng)接收Irig-B碼對(duì)時(shí)指示燈(輸出解碼后的秒脈沖指示)
???與同步時(shí)鐘主設(shè)備之間串口通訊指示燈
?? 4路以太網(wǎng)通訊指示燈
為了便于系統(tǒng)調(diào)試,監(jiān)控模塊還配置了1路調(diào)試串口,和1路系統(tǒng)硬件復(fù)位按鈕。
2.硬件配置
2.1.?CPU
? 采用ARM Cortex-A8處理器,主頻800MHz。
2.2.?系統(tǒng)內(nèi)存及Flash
??????512MB DDR3 SDRAM,512MB Nand Flash。
2.3.以太網(wǎng)
??????4路10/100BASE-T快速自適應(yīng)以太網(wǎng)接口,其中2路RJ45接口,支持IEC61850 MMS客戶/服務(wù)器端協(xié)議,并且可以支持NTP網(wǎng)絡(luò)對(duì)時(shí)協(xié)議(可同時(shí)支持NTP客戶/服務(wù)器模式);另外2路為光纖接口,支持IEC61850 GOOSE協(xié)議。
2.4.?其它接口
? 與同步時(shí)鐘主設(shè)備端數(shù)據(jù)通訊需要1路RS485接口,同時(shí)還需要主設(shè)備端提供1路對(duì)時(shí)接口,對(duì)時(shí)方式采用Irig-B碼對(duì)時(shí)方式。
2.5.?系統(tǒng)電源
? 由背板通過(guò)接插件提供給監(jiān)控模塊5V/4A(20W)電源。